Microchip представи сериен контролер за памет, ориентиран към центрове за данни
• Електроника • Накратко • Сп. Инженеринг ревю - брой 7/2019 • 04.11.2019

Microchip Technology представи разширено портфолио от решения за центрове за данни и първия в тази област контролер за памет със сериен интерфейс. SMC 1000 8x25G дава възможност на процесорите (CPU) и другите едночипови системи (SoC) в изчислителни инфраструктурни приложения да използват четири пъти повече канали на паметта на паралелно свързана DDR4 DRAM. Серийните контролери за памет осигуряват по-голяма честотна лента и независима работа на компонентите за съхранение на данни към платформите за интензивни компютърни изчисления при свръхвисока скорост.
ПОДОБНИ СТАТИИ
Microchip обяви първата NOR флаш памет с MAC адреси
ТМЕ: Енергонезависими памети на MICROCHIP
Microchip представи две нови фамилии високоскоростни АЦП
Microchip представи интелигентни еднопортови USB хъб-контролери за автомобилостроенето
С увеличаването на броя на ядрата в съвременните процесори честотната лента на паметта, достъпна за всяко ядро, намалява, тъй като CPU и SoC приборите не могат да мащабират броя на паралелните DDR интерфейси на един чип, за да задоволят потребностите на нарастващия брой ядра. SMC 1000 8x25G се свързва към процесора чрез 8-битов сериен Open Memory Interface (OMI), съвместим с 25 Gbps мрежови канали и мостове към паметта чрез 72-битов DDR4 3200 интерфейс. Резултатът е значително намаляване на необходимия брой хост процесори или SoC изводи на канала на DDR4 паметта, което дава възможност за използване на повече канали за памет и увеличение на наличната честотна лента на паметта.